ترجمه مقاله لکتور: روشی برای کاهش نشتی در مدارات نيمه هادى اکسيد فلزى تکميلى
به دانلودفا خوش آمديد. لطفا براي استفاده از تمامي امکانات سايت ثبت نام کنيد
ترجمه مقاله لکتور: روشی برای کاهش نشتی در مدارات نيمه هادى اکسيد فلزى تکميلى ترجمه مقاله لکتور: روشی برای کاهش نشتی در مدارات نيمه هادى اکسيد فلزى تکميلى ترجمه مقاله لکتور: روشی برای کاهش نشتی در مدارات نيمه هادى اکسيد فلزى تکميلى

ترجمه مقاله لکتور: روشی برای کاهش نشتی در مدارات نيمه هادى اکسيد فلزى تکميلى

نويسنده: فاطمه | تاريخ ارسال: شنبه 5 مهر 1393

| موضوع: ترجمه مقاله / تحقیقات دانشگاهی،، | بازديد: 322 بار | تعداد نظر:


عنوان انگلیسی مقاله: LECTOR: A Technique for Leakage Reduction in CMOS Circuits
عنوان فارسی مقاله: لکتور: روشی برای کاهش نشتی در مدارات نيمه هادى اکسيد فلزى تکميلى.
دسته: برق و الکترونیک
فرمت فایل ترجمه شده: WORD (قابل ویرایش)
تعداد صفحات فایل ترجمه شده: 32
ترجمه ی سلیس و روان مقاله آماده ی خرید می باشد.
_______________________________________
چکیده ترجمه:
در مدارات سیموس،کاهش ولتاژ آستانه به دلیل مقیاس بندی ولتاژ، منتهی به جریان نشتی زیرآستانه و در نتیجه تلفات توان ایستا (استاتیک) می شود. در اینجا ما روشی تازه به نام LECTOR برای طراحی گیت های سیموس که به  طور قابل توجهی جریان نشتی را بدون افزایش تلفات توان پویا (دینامیک) کاهش می دهد، ارایه می کنیم. در روش پیشنهاد شده ما،دو ترانزیستور کنترل نشتی (یکی نوع n و دیگری نوع p) در درون دروازه های منطقی که ترمینال گیت هر ترانزیستور کنترل نشتی (LCT) توسط منبع گیت دیگر کنترل می شود را معرفی می کنیم. در این آرایش،یکی از LCTها (منظور ترانزیستورهای کنترل نشتی) همیشه به ازای هر ترکیب ورودی، نزدیک به ولتاژ قطع می باشد. این مقاومت مسیر Vdd به گراند را کاهش داده، که این منجر به کاهش چشمگیر جریان نشتی می شود. نت لیست سطح-گیت مدار داده شده، نخست به یک پیاده سازی گیت پیچیده ی CMOS استاتیک تبدیل شده، و سپس LCTها به منظور دستیابی به یک مدار کنترل نشتی معرفی می شوند. ویژگی قابل توجه LECTOR این است که در هر دو حالت فعال و غیرفعال مدار، فعال می باشد که این منجر به کاهش نشتی بهتری نسبت به روش های دیگر می شود. همچنین، روش ارایه شده، دارای محدودیت های کمتری نسبت به دیگر روش های موجود برای کاهش نشتی دارد. نتایج تجربی نشان دهنده ی یک کاهش نشتی متوسط 79.4 درصدی را برای مدارات محک(بنچ مارک) MCNC’91 نشان می دهند.
کلیدواژه: ریزمیکرون ژرف، نشت توان، بهینه سازی توان، پشته ترانزیستور
1.مقدمه:
تلف توان موضوع مهمی در طراحی مدارات CMOS VLSI می باشد. مصرف توان زیاد،موجب کاهش عمر باطری در کاربردهای دارای باطری می شود و در قابلیت اطمینان، بسته ای سازی، و هزینه های خنک سازی تاثیر می گذارد. منابع اصلی تلفات توان این ها هستند: 1) تلفات توان خازنی مبنی بر شارژ و تخلیه ی(دشارژ) خازن بار. 2) جریان های اتصال کوتاه،بدلیل وجود یک مسیر رسانا میان منبع ولتاژ و گراند برای مدت کوتاهی در حین اینکه یک دروازه منطقی در حال عبور جریان از خود است؛ و 3) جریان نشتی. جریان نشتی شامل جریان های دیود بایاس معکوس و جریان های زیرآستانه می باشد. 

جهت دانلود محصول اینجا کلیک نمایید




دوستاني که مايل هستند مقاله خود را به فروش بگذارند با مديريت در تماس باشند.
اعضاي محترم سايت اگر مايل باشند ميتوانند مقاله هاي خود را با ديگر اعضا و کاربران به اشتراک بگذارند. در صورت تمايل مقاله خود را براي ما ارسال کنيد تا با نام خودتان در سايت منتشر شود.
از عزيزاني که مايل به نويسندگي و فعاليت در اين سايت ميباشند دعوت به عمل مي آيد. لطفا براي اين منظور با مديريت تماس بگيريد.
از کاربران و اعضاي محترم سايت خواشمندم ما را حمايت کنند تا بتوانيم قدرتمندتر از هميشه به فعاليت خود ادامه دهيم.
  • بازديد امروز : 122
  • بارديد ديروز : 260
  • گوگل امروز : 12
  • گوگل ديروز : 26
  • بازديد کلي : 70708
  • تعداد اعضا : 10
  • افراد آنلاين : 1
  • اعضاي آنلاين : 0
  • امارگیر حرفه ای سایت

    
    وبلاگ نویسی | روانشناسی
    آموزش زبان | مسکن قزوین
    زبان انگلیسی | کوله پشتی

    امارگیر حرفه ای وبلاگ و سایت